您好!歡迎光臨烜芯微科技品牌官網(wǎng)!

深圳市烜芯微科技有限公司

ShenZhen XuanXinWei Technoligy Co.,Ltd
二極管、三極管、MOS管、橋堆

全國(guó)服務(wù)熱線:18923864027

要怎么在電源設(shè)計(jì)中減少M(fèi)OSFET損耗的同時(shí)提升EMI性能
  • 發(fā)布時(shí)間:2019-08-12 14:45:08
  • 來源:
  • 閱讀次數(shù):
要怎么做到在電源設(shè)計(jì)中減少M(fèi)OSFET損耗的同時(shí)提升EMI性能
MOSFET
MOSFET簡(jiǎn)稱金氧半場(chǎng)效晶體管(Metal-Oxide-Semiconductor Field-Effect Transistor, MOSFET)是一種可以廣泛使用在模擬電路與數(shù)字電路的場(chǎng)效晶體管(field-effect transistor)。MOSFET依照其“通道”(工作載流子)的極性不同,可分為“N型”與“P型” 的兩種類型,通常又稱為NMOSFET與PMOSFET,其他簡(jiǎn)稱尚包括NMOS、PMOS等。
電源MOSFET,EMI
MOSFET的主要參數(shù)
場(chǎng)效應(yīng)管的參數(shù)很多,包括直流參數(shù)、交流參數(shù)和極限參數(shù),但一般使用時(shí)關(guān)注以下主要參數(shù):
1、IDSS—飽和漏源電流。是指結(jié)型或耗盡型絕緣柵場(chǎng)效應(yīng)管中,柵極電壓UGS=0時(shí)的漏源電流。
2、UP—夾斷電壓。是指結(jié)型或耗盡型絕緣柵場(chǎng)效應(yīng)管中,使漏源間剛截止時(shí)的柵極電壓。
3、UT—開啟電壓。是指增強(qiáng)型絕緣柵場(chǎng)效管中,使漏源間剛導(dǎo)通時(shí)的柵極電壓。
4、gM—跨導(dǎo)。是表示柵源電壓UGS—對(duì)漏極電流ID的控制能力,即漏極電流ID變化量與柵源電壓UGS變化量的比值。gM是衡量場(chǎng)效應(yīng)管放大能力的重要參數(shù)。
5、BUDS—漏源擊穿電壓。是指柵源電壓UGS一定時(shí),場(chǎng)效應(yīng)管正常工作所能承受的最大漏源電壓。這是一項(xiàng)極限參數(shù),加在場(chǎng)效應(yīng)管上的工作電壓必須小于BUDS。
6、PDSM—最大耗散功率。也是一項(xiàng)極限參數(shù),是指場(chǎng)效應(yīng)管性能不變壞時(shí)所允許的最大漏源耗散功率。使用時(shí),場(chǎng)效應(yīng)管實(shí)際功耗應(yīng)小于PDSM并留有一定余量。
7、IDSM—最大漏源電流。是一項(xiàng)極限參數(shù),是指場(chǎng)效應(yīng)管正常工作時(shí),漏源間所允許通過的最大電流。場(chǎng)效應(yīng)管的工作電流不應(yīng)超過IDSM。
如何做到電源設(shè)計(jì)減少M(fèi)OS管損耗的同時(shí)提升EMI性能
電源MOSFET,EMI
MOSFET作為主要的開關(guān)功率器件之一,被大量應(yīng)用于模塊電源。了解MOSFET的損耗組成并對(duì)其分析,有利于優(yōu)化MOSFET損耗,提高模塊電源的功率;但是一味的減少M(fèi)OSFET的損耗及其他方面的損耗,反而會(huì)引起更嚴(yán)重的EMI問題,導(dǎo)致整個(gè)系統(tǒng)不能穩(wěn)定工作。所以需要在減少M(fèi)OSFET的損耗的同時(shí)需要兼顧模塊電源的EMI性能。
開關(guān)管MOSFET的功耗分析
MOSFET的損耗主要有以下部分組成:1.通態(tài)損耗;2.導(dǎo)通損耗;3.關(guān)斷損耗;4.驅(qū)動(dòng)損耗;5.吸收損耗;隨著模塊電源的體積減小,需要將開關(guān)頻率進(jìn)一步提高,進(jìn)而導(dǎo)致開通損耗和關(guān)斷損耗的增加,例如300kHz的驅(qū)動(dòng)頻率下,開通損耗和關(guān)斷損耗的比例已經(jīng)是總損耗主要部分了。
MOSFET導(dǎo)通與關(guān)斷過程中都會(huì)產(chǎn)生損耗,在這兩個(gè)轉(zhuǎn)換過程中,漏極電壓與漏極電流、柵源電壓與電荷之間的關(guān)系如圖1和圖2所示,現(xiàn)以導(dǎo)通轉(zhuǎn)換過程為例進(jìn)行分析:
t0-t1區(qū)間:柵極電壓從0上升到門限電壓Uth,開關(guān)管為導(dǎo)通,無漏極電流通過這一區(qū)間不產(chǎn)生損耗;
t1-t2區(qū)間:柵極電壓達(dá)到Vth,漏極電流ID開始增加,到t2時(shí)刻達(dá)到最大值,但是漏源電壓保持截止時(shí)高電平不變,從圖1可以看出,此部分有VDS與ID有重疊,MOSFET功耗增大;
t2-t3區(qū)間:從t2時(shí)刻開始,漏源電壓VDS開始下降,引起密勒電容效應(yīng),使得柵極電壓不能上升而出現(xiàn)平臺(tái),t2-t3時(shí)刻電荷量等于Qgd,t3時(shí)刻開始漏極電壓下降到最小值;此部分有VDS與ID有重疊,MOSFET功耗增大
t3-t4區(qū)間:柵極電壓從平臺(tái)上升至最后的驅(qū)動(dòng)電壓(模塊電源一般設(shè)定為12V),上升的柵壓使導(dǎo)通電阻進(jìn)一步減少,MOSFET進(jìn)入完全導(dǎo)通狀態(tài);此時(shí)損耗轉(zhuǎn)化為導(dǎo)通損耗。
關(guān)斷過程與導(dǎo)通過程相似,只不過是波形相反而已;關(guān)于MOSFET的導(dǎo)通損耗與關(guān)斷損耗的分析過程,有很多文獻(xiàn)可以參考,這里直接引用《張興柱之MOSFET分析》的總結(jié)公式如下:
電源MOSFET,EMI
MOSFET的損耗優(yōu)化方法及其利弊關(guān)系
(一)
通過降低模塊電源的驅(qū)動(dòng)頻率減少M(fèi)OSFET的損耗,EMI問題及其解決方案。
電源MOSFET,EMI
(二)通過降低、來減少M(fèi)OSFET的損耗
典型的小功率模塊電源(小于50W)大多采用的電路拓?fù)浣Y(jié)構(gòu)為反激形式,典型的控制電路如圖3所示;從MOSFET的損耗分析還可以知道:與開通損耗成正比、與關(guān)斷損耗成正比;所以可以通過減少 、來減少M(fèi)OSFET的損耗,通常情況下,可以減小MOSFET的驅(qū)動(dòng)電阻Rg來減少、時(shí)間,但是此優(yōu)化方法卻帶來嚴(yán)重的EMI問題;以金升陽(yáng)URB2405YMD-6WR3產(chǎn)品為例來說明此項(xiàng)問題:
1)URB2405YMD-6WR3采用10Ω的MOSFET驅(qū)動(dòng)電阻,裸機(jī)輻射測(cè)試結(jié)果如下:
電源MOSFET,EMI
2)URB2405YMD-6WR3采用0Ω的驅(qū)動(dòng)電阻,裸機(jī)輻射測(cè)試結(jié)果如下:
電源MOSFET,EMI
從兩種不同的驅(qū)動(dòng)電阻測(cè)試結(jié)果來看,雖然都能夠通過EN55022的輻射騷擾度的CLASS A等級(jí),但是采用0歐姆的驅(qū)動(dòng)電阻,在水平極化方向測(cè)試結(jié)果的余量是不足3dB的,該方案設(shè)計(jì)不能被通過。
(三)降低吸收電路損耗來減少損耗
在模塊電源的設(shè)計(jì)過程中,變壓器的漏感總是存在的,采用反激拓?fù)涫浇Y(jié)構(gòu),往往在MOSFET截止過程中,MOSFET的漏極往往存在著很大的電壓尖峰,一般情況下,MOSFET的電壓設(shè)計(jì)余量是足夠承受的,為了提高整體的電源效率,一些電源廠家是沒有增加吸收電路(吸收電路如圖3標(biāo)注①RCD吸收電路和②RC吸收電路)來吸收尖峰電壓的。但是,不注意這些吸收電路的設(shè)計(jì)往往也是導(dǎo)致EMI設(shè)計(jì)不合格的主要原因。以金升陽(yáng)URF2405P-6WR3的吸收電路(采用如圖3中的②RC吸收電路)為例:
1)驅(qū)動(dòng)電阻Rg為27Ω,無RC吸收電路,輻射騷擾度測(cè)試結(jié)果如下:
電源MOSFET,EMI
2)驅(qū)動(dòng)電阻為27Ω;吸收電路為電阻R和C 5.1Ω 470pF,輻射騷擾度測(cè)試結(jié)果如下:
電源MOSFET,EMI
從兩種不同的吸收電路方案測(cè)試結(jié)果來看,不采用吸收電路的方案,是不能通過EN55022輻射騷擾度的CLASS A等級(jí),而采用吸收電路,則可以解決輻射騷擾度實(shí)驗(yàn)不通過的問題,通過不同的RC組合方式可進(jìn)一步降低輻射騷擾。
MOSFET的功耗優(yōu)化工作實(shí)際上是一個(gè)系統(tǒng)工程,部分優(yōu)化方案甚至?xí)绊慐MI的特性變化。上述案例中,金升陽(yáng)R3系列產(chǎn)品將節(jié)能環(huán)保的理念深入到電源的開發(fā)過程中,很好地平衡了電源整體效率與EMI特性,從而進(jìn)一步優(yōu)化了電源參數(shù)。將電源參數(shù)進(jìn)一步優(yōu)化,更能兼容客戶系統(tǒng),并發(fā)揮真正的電子系統(tǒng)“心臟”作用,源源不斷的輸送能量。
如何減少mos管損耗的方法
1、晶體管緩沖電路
早期電源多采用此線路技術(shù)。采用此電路,功率損耗雖有所減小,但仍不是很理想。
①減少導(dǎo)通損耗在變壓器次級(jí)線圈后面加飽和電感,加反向恢復(fù)時(shí)間快的二極管,利用飽和電感阻礙電流變化的特性,限制電流上升的速率,使電流與電壓的波形盡可能小地重疊。
②減少截止損耗加R、C吸收網(wǎng)絡(luò),推遲變壓器反激電壓發(fā)生時(shí)間,最好在電流為0時(shí)產(chǎn)生反激電壓,此時(shí)功率損耗為0。該電路利用電容上電壓不能突變的特性,推遲反激電壓發(fā)生時(shí)間。為了增加可靠性,也可在功率管上加R、C。但是此電路有明顯缺點(diǎn):因?yàn)殡娮璧拇嬖?,?dǎo)致吸收網(wǎng)絡(luò)有損耗。
2、諧振電路
該電路只改變開關(guān)瞬間電流波形,不改變導(dǎo)通時(shí)電流波形。只要選擇好合適的L、C,結(jié)合二極管結(jié)電容和變壓器漏感,就能保證電壓為0時(shí),開關(guān)管導(dǎo)通或截止。因此,采用諧振技術(shù)可使開關(guān)損耗很小。所以,SWITCHTEC電源開關(guān)頻率可以做到術(shù)結(jié)構(gòu)380kHz的高頻率。
3、軟開關(guān)技術(shù)
該電路是在全橋逆變電路中加入電容和二極管。二極管在開關(guān)管導(dǎo)通時(shí)起鉗位作用,并構(gòu)成瀉放回路,瀉放電流。電容在反激電壓作用下,電容被充電,電壓不能突然增加,當(dāng)電壓比較大的時(shí)侯,電流已經(jīng)為0。
烜芯微專業(yè)制造二三極管,MOS管,20年,工廠直銷省20%,1500家電路電器生產(chǎn)企業(yè)選用,專業(yè)的工程師幫您穩(wěn)定好每一批產(chǎn)品,如果您有遇到什么需要幫助解決的,可以點(diǎn)擊右邊的工程師,或者點(diǎn)擊銷售經(jīng)理給您精準(zhǔn)的報(bào)價(jià)以及產(chǎn)品介紹
相關(guān)閱讀